LED顯示屏的驅動設計,原理以及發展趨勢
上傳人:文子 上傳時間: 2011-05-04 瀏覽次數: 604 |
見下圖,通常我們設計線路時,會在IC輸入設計去耦電容:一方面是本集成電路的蓄能電容,另一方面旁路掉該器件的高頻噪聲。數字電路中典型的去耦電容值是0.1uF。這個電容的分布電感的典型值是5uH,0.1uF的去耦電容有5uH的分布電感,它的并行共振頻率大約在7MHz左右,對于10MHz以下的噪聲有較好的去耦效果。去耦電容的選用并不嚴格,可按C=1/F,即10MHz取0.1uF。
對于大多數高的電路設計,在輸入采用一個0.01至0.1uF電容就足夠了。這里設計不能沒有這顆電容。
在VCC電源供電中建議串接一只10Ω電阻(一般設計并沒有這顆電阻),LED屏幕工作時內容波動比較大,會超過10V以上。建議VCC還是需要電阻減少沖擊,主要是減小電壓波動帶來的波峰,特別是LED顯示,Vp-p會高出數倍。IC電源輸入端也是最易受到沖擊地方,電阻的存在同時也會提高電容濾波效果,這里也可以考慮增加一顆4.7uF的電容提高電壓的穩定性。16位恒流器件VCC耐壓并不高,和輸出恒流端口耐壓是不一樣的,在這里增加一顆電阻非常重要,后面還會介紹結合PCB設計,分開供電的方式避免波峰值沖擊。
在設計產品時需要確定輸出電流值,CYT62726第23管腳是為方便設置電流而設計,外設電阻選擇按前章節公式計算,也可以按下表選取,參考設計910Ω大概在20mA電流值。PCB板級設計電阻要緊貼近IC管腳23與1之間,減小這兩個管腳PCB板級電阻會提高參考恒流精度。
CYT62726是兼容性16位恒流器件,在串行16位數據設計中,采用多片級聯方式,CLK、LE、OE是并行傳送結構,在數據傳遞中需要增加74HC245來提高驅動能力,一般建議3-6片CYT62726設置1片74HC245。SD數據是串行傳遞方式,按照設計設計可以采用經過74HC245,也可以不經過74HC245,因為數據串行傳送有足夠的驅動能力。
㈡ 靜態LED顯示屏設計參考
靜態驅動方式是有利于LED壽命的設計,隨著驅動IC成本不斷降低,越來越多的采用靜態設計方式,靜態是針對掃描屏設計方式而言的,CYT62726輸出端口只單獨連接1顆或1串LED,數據傳送針對單個像素點驅動,IC使用數量最多的一種設計。靜態設計比較能發揮LED性能,驅動電流值是LED正常工作值,有利于LED最佳使用壽命。
在靜態屏幕設計中,多片CYT62726級聯方式,CLK、LE、OE是并行傳送結構,在數據傳遞中需要增加74HC245來提高驅動能力,一般建議3-6片CYT62726設置1片74HC245。SD數據是串行傳遞方式,按照設計設計可以采用經過74HC245,也可以不經過74HC245,因為數據串行傳送有足夠的驅動能力。
用戶名: 密碼: